<?xml version="1.0" encoding="UTF-8"?><?xml-stylesheet type="text/xsl" href="static/style.xsl"?><OAI-PMH xmlns="http://www.openarchives.org/OAI/2.0/" xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance" xsi:schemaLocation="http://www.openarchives.org/OAI/2.0/ http://www.openarchives.org/OAI/2.0/OAI-PMH.xsd"><responseDate>2026-04-18T18:42:42Z</responseDate><request verb="GetRecord" identifier="oai:riubu.ubu.es:10259/9669" metadataPrefix="etdms">https://riubu.ubu.es/oai/request</request><GetRecord><record><header><identifier>oai:riubu.ubu.es:10259/9669</identifier><datestamp>2024-11-07T11:08:19Z</datestamp><setSpec>com_10259_2685</setSpec><setSpec>com_10259_2684</setSpec><setSpec>col_10259_2688</setSpec></header><metadata><thesis xmlns="http://www.ndltd.org/standards/metadata/etdms/1.0/" xmlns:doc="http://www.lyncode.com/xoai" xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance" xsi:schemaLocation="http://www.ndltd.org/standards/metadata/etdms/1.0/ http://www.ndltd.org/standards/metadata/etdms/1.0/etdms.xsd">
<title>Descifrando la supercomputación: un viaje a través de arquitecturas comerciales</title>
<creator>Rivas Navazo, Fernando</creator>
<contributor>Universidad de Burgos. Escuela Politécnica Superior</contributor>
<subject>Supercomputación</subject>
<subject>Arquitecturas comerciales</subject>
<subject>AlphaServer</subject>
<subject>Blue Gene/Q</subject>
<subject>Cray T3E</subject>
<subject>Roadrunner</subject>
<subject>Frontier</subject>
<subject>SMP</subject>
<subject>MPP</subject>
<subject>Clusters</subject>
<subject>Interconexión</subject>
<subject>Memoria</subject>
<subject>Control de congestión</subject>
<subject>Rendimiento</subject>
<subject>Procesamiento paralelo</subject>
<subject>Dragonfly</subject>
<subject>Slingshot</subject>
<subject>Infiniband</subject>
<subject>Ethernet</subject>
<subject>Topología de red</subject>
<description>Este podcast explora el fascinante mundo de las supercomputadoras, desmitificando sus complejas arquitecturas. A través de análisis de casos de estudio como AlphaServer, Blue Gene/Q, Cray T3E, Roadrunner y Frontier, comprenderemos las diferentes estrategias empleadas para alcanzar un rendimiento extremo, desde multiprocesadores simétricos (SMP) hasta arquitecturas masivamente paralelas (MPP) y clusters. Descubriremos los entresijos de la interconexión, la gestión de la memoria y los desafíos del control de la congestión en estos sistemas de alto rendimiento.</description>
<date>2024-11-07</date>
<date>2024-11-07</date>
<date>2024</date>
<type>info:eu-repo/semantics/lecture</type>
<identifier>http://hdl.handle.net/10259/9669</identifier>
<language>spa</language>
<rights>info:eu-repo/semantics/openAccess</rights>
</thesis></metadata></record></GetRecord></OAI-PMH>